![]() |
MAX32665 Peripheral Driver API
Peripheral Driver API for the MAX32665
|
Macros | |
| #define | MXC_F_WDT_RST_WDT_RST_POS 0 |
| #define | MXC_F_WDT_RST_WDT_RST ((uint32_t)(0xFFUL << MXC_F_WDT_RST_WDT_RST_POS)) |
| #define | MXC_V_WDT_RST_WDT_RST_SEQ0 ((uint32_t)0xA5UL) |
| #define | MXC_S_WDT_RST_WDT_RST_SEQ0 (MXC_V_WDT_RST_WDT_RST_SEQ0 << MXC_F_WDT_RST_WDT_RST_POS) |
| #define | MXC_V_WDT_RST_WDT_RST_SEQ1 ((uint32_t)0x5AUL) |
| #define | MXC_S_WDT_RST_WDT_RST_SEQ1 (MXC_V_WDT_RST_WDT_RST_SEQ1 << MXC_F_WDT_RST_WDT_RST_POS) |
Watchdog Timer Reset Register.
| #define MXC_F_WDT_RST_WDT_RST ((uint32_t)(0xFFUL << MXC_F_WDT_RST_WDT_RST_POS)) |
RST_WDT_RST Mask
| #define MXC_F_WDT_RST_WDT_RST_POS 0 |
RST_WDT_RST Position
| #define MXC_S_WDT_RST_WDT_RST_SEQ0 (MXC_V_WDT_RST_WDT_RST_SEQ0 << MXC_F_WDT_RST_WDT_RST_POS) |
RST_WDT_RST_SEQ0 Setting
| #define MXC_S_WDT_RST_WDT_RST_SEQ1 (MXC_V_WDT_RST_WDT_RST_SEQ1 << MXC_F_WDT_RST_WDT_RST_POS) |
RST_WDT_RST_SEQ1 Setting
| #define MXC_V_WDT_RST_WDT_RST_SEQ0 ((uint32_t)0xA5UL) |
RST_WDT_RST_SEQ0 Value
| #define MXC_V_WDT_RST_WDT_RST_SEQ1 ((uint32_t)0x5AUL) |
RST_WDT_RST_SEQ1 Value