![]() |
MAX78002 Peripheral Driver API
Peripheral Driver API for the MAX78002
|
Macros | |
#define | MXC_F_WDT_RST_RESET_POS 0 |
#define | MXC_F_WDT_RST_RESET ((uint32_t)(0xFFUL << MXC_F_WDT_RST_RESET_POS)) |
#define | MXC_V_WDT_RST_RESET_SEQ0 ((uint32_t)0xA5UL) |
#define | MXC_S_WDT_RST_RESET_SEQ0 (MXC_V_WDT_RST_RESET_SEQ0 << MXC_F_WDT_RST_RESET_POS) |
#define | MXC_V_WDT_RST_RESET_SEQ1 ((uint32_t)0x5AUL) |
#define | MXC_S_WDT_RST_RESET_SEQ1 (MXC_V_WDT_RST_RESET_SEQ1 << MXC_F_WDT_RST_RESET_POS) |
Windowed Watchdog Timer Reset Register.
#define MXC_F_WDT_RST_RESET ((uint32_t)(0xFFUL << MXC_F_WDT_RST_RESET_POS)) |
RST_RESET Mask
#define MXC_F_WDT_RST_RESET_POS 0 |
RST_RESET Position
#define MXC_S_WDT_RST_RESET_SEQ0 (MXC_V_WDT_RST_RESET_SEQ0 << MXC_F_WDT_RST_RESET_POS) |
RST_RESET_SEQ0 Setting
#define MXC_S_WDT_RST_RESET_SEQ1 (MXC_V_WDT_RST_RESET_SEQ1 << MXC_F_WDT_RST_RESET_POS) |
RST_RESET_SEQ1 Setting
#define MXC_V_WDT_RST_RESET_SEQ0 ((uint32_t)0xA5UL) |
RST_RESET_SEQ0 Value
#define MXC_V_WDT_RST_RESET_SEQ1 ((uint32_t)0x5AUL) |
RST_RESET_SEQ1 Value