MAX32665 Peripheral Driver API
Peripheral Driver API for the MAX32665
All Data Structures Files Functions Variables Typedefs Enumerations Enumerator Modules Pages
spi_regs.h File Reference
#include <stdint.h>

Go to the source code of this file.

Data Structures

struct  mxc_spi_regs_t
 

Macros

#define MXC_R_SPI_DATA32   ((uint32_t)0x00000000UL)
 
#define MXC_R_SPI_DATA16   ((uint32_t)0x00000000UL)
 
#define MXC_R_SPI_DATA8   ((uint32_t)0x00000000UL)
 
#define MXC_R_SPI_CTRL0   ((uint32_t)0x00000004UL)
 
#define MXC_R_SPI_CTRL1   ((uint32_t)0x00000008UL)
 
#define MXC_R_SPI_CTRL2   ((uint32_t)0x0000000CUL)
 
#define MXC_R_SPI_SS_TIME   ((uint32_t)0x00000010UL)
 
#define MXC_R_SPI_CLK_CFG   ((uint32_t)0x00000014UL)
 
#define MXC_R_SPI_DMA   ((uint32_t)0x0000001CUL)
 
#define MXC_R_SPI_INT_FL   ((uint32_t)0x00000020UL)
 
#define MXC_R_SPI_INT_EN   ((uint32_t)0x00000024UL)
 
#define MXC_R_SPI_WAKE_FL   ((uint32_t)0x00000028UL)
 
#define MXC_R_SPI_WAKE_EN   ((uint32_t)0x0000002CUL)
 
#define MXC_R_SPI_STAT   ((uint32_t)0x00000030UL)
 
#define MXC_F_SPI_DATA32_QSPIFIFO_POS   0
 
#define MXC_F_SPI_DATA32_QSPIFIFO   ((uint32_t)(0xFFFFFFFFUL << MXC_F_SPI_DATA32_QSPIFIFO_POS))
 
#define MXC_F_SPI_DATA16_QSPIFIFO_POS   0
 
#define MXC_F_SPI_DATA16_QSPIFIFO   ((uint16_t)(0xFFFFUL << MXC_F_SPI_DATA16_QSPIFIFO_POS))
 
#define MXC_F_SPI_DATA8_QSPIFIFO_POS   0
 
#define MXC_F_SPI_DATA8_QSPIFIFO   ((uint8_t)(0xFFUL << MXC_F_SPI_DATA8_QSPIFIFO_POS))
 
#define MXC_F_SPI_CTRL0_EN_POS   0
 
#define MXC_F_SPI_CTRL0_EN   ((uint32_t)(0x1UL << MXC_F_SPI_CTRL0_EN_POS))
 
#define MXC_F_SPI_CTRL0_MASTER_POS   1
 
#define MXC_F_SPI_CTRL0_MASTER   ((uint32_t)(0x1UL << MXC_F_SPI_CTRL0_MASTER_POS))
 
#define MXC_F_SPI_CTRL0_SS_IO_POS   4
 
#define MXC_F_SPI_CTRL0_SS_IO   ((uint32_t)(0x1UL << MXC_F_SPI_CTRL0_SS_IO_POS))
 
#define MXC_F_SPI_CTRL0_START_POS   5
 
#define MXC_F_SPI_CTRL0_START   ((uint32_t)(0x1UL << MXC_F_SPI_CTRL0_START_POS))
 
#define MXC_F_SPI_CTRL0_SS_CTRL_POS   8
 
#define MXC_F_SPI_CTRL0_SS_CTRL   ((uint32_t)(0x1UL << MXC_F_SPI_CTRL0_SS_CTRL_POS))
 
#define MXC_F_SPI_CTRL0_SS_POS   16
 
#define MXC_F_SPI_CTRL0_SS   ((uint32_t)(0x7UL << MXC_F_SPI_CTRL0_SS_POS))
 
#define MXC_V_SPI_CTRL0_SS_SS0   ((uint32_t)0x1UL)
 
#define MXC_S_SPI_CTRL0_SS_SS0   (MXC_V_SPI_CTRL0_SS_SS0 << MXC_F_SPI_CTRL0_SS_POS)
 
#define MXC_V_SPI_CTRL0_SS_SS1   ((uint32_t)0x2UL)
 
#define MXC_S_SPI_CTRL0_SS_SS1   (MXC_V_SPI_CTRL0_SS_SS1 << MXC_F_SPI_CTRL0_SS_POS)
 
#define MXC_V_SPI_CTRL0_SS_SS2   ((uint32_t)0x4UL)
 
#define MXC_S_SPI_CTRL0_SS_SS2   (MXC_V_SPI_CTRL0_SS_SS2 << MXC_F_SPI_CTRL0_SS_POS)
 
#define MXC_F_SPI_CTRL1_TX_NUM_CHAR_POS   0
 
#define MXC_F_SPI_CTRL1_TX_NUM_CHAR   ((uint32_t)(0xFFFFUL << MXC_F_SPI_CTRL1_TX_NUM_CHAR_POS))
 
#define MXC_F_SPI_CTRL1_RX_NUM_CHAR_POS   16
 
#define MXC_F_SPI_CTRL1_RX_NUM_CHAR   ((uint32_t)(0xFFFFUL << MXC_F_SPI_CTRL1_RX_NUM_CHAR_POS))
 
#define MXC_F_SPI_CTRL2_CPHA_POS   0
 
#define MXC_F_SPI_CTRL2_CPHA   ((uint32_t)(0x1UL << MXC_F_SPI_CTRL2_CPHA_POS))
 
#define MXC_F_SPI_CTRL2_CPOL_POS   1
 
#define MXC_F_SPI_CTRL2_CPOL   ((uint32_t)(0x1UL << MXC_F_SPI_CTRL2_CPOL_POS))
 
#define MXC_F_SPI_CTRL2_NUMBITS_POS   8
 
#define MXC_F_SPI_CTRL2_NUMBITS   ((uint32_t)(0xFUL << MXC_F_SPI_CTRL2_NUMBITS_POS))
 
#define MXC_V_SPI_CTRL2_NUMBITS_0   ((uint32_t)0x0UL)
 
#define MXC_S_SPI_CTRL2_NUMBITS_0   (MXC_V_SPI_CTRL2_NUMBITS_0 << MXC_F_SPI_CTRL2_NUMBITS_POS)
 
#define MXC_F_SPI_CTRL2_DATA_WIDTH_POS   12
 
#define MXC_F_SPI_CTRL2_DATA_WIDTH   ((uint32_t)(0x3UL << MXC_F_SPI_CTRL2_DATA_WIDTH_POS))
 
#define MXC_V_SPI_CTRL2_DATA_WIDTH_MONO   ((uint32_t)0x0UL)
 
#define MXC_S_SPI_CTRL2_DATA_WIDTH_MONO   (MXC_V_SPI_CTRL2_DATA_WIDTH_MONO << MXC_F_SPI_CTRL2_DATA_WIDTH_POS)
 
#define MXC_V_SPI_CTRL2_DATA_WIDTH_DUAL   ((uint32_t)0x1UL)
 
#define MXC_S_SPI_CTRL2_DATA_WIDTH_DUAL   (MXC_V_SPI_CTRL2_DATA_WIDTH_DUAL << MXC_F_SPI_CTRL2_DATA_WIDTH_POS)
 
#define MXC_V_SPI_CTRL2_DATA_WIDTH_QUAD   ((uint32_t)0x2UL)
 
#define MXC_S_SPI_CTRL2_DATA_WIDTH_QUAD   (MXC_V_SPI_CTRL2_DATA_WIDTH_QUAD << MXC_F_SPI_CTRL2_DATA_WIDTH_POS)
 
#define MXC_F_SPI_CTRL2_THREE_WIRE_POS   15
 
#define MXC_F_SPI_CTRL2_THREE_WIRE   ((uint32_t)(0x1UL << MXC_F_SPI_CTRL2_THREE_WIRE_POS))
 
#define MXC_F_SPI_CTRL2_SS_POL_POS   16
 
#define MXC_F_SPI_CTRL2_SS_POL   ((uint32_t)(0xFUL << MXC_F_SPI_CTRL2_SS_POL_POS))
 
#define MXC_V_SPI_CTRL2_SS_POL_SS0_HIGH   ((uint32_t)0x1UL)
 
#define MXC_S_SPI_CTRL2_SS_POL_SS0_HIGH   (MXC_V_SPI_CTRL2_SS_POL_SS0_HIGH << MXC_F_SPI_CTRL2_SS_POL_POS)
 
#define MXC_V_SPI_CTRL2_SS_POL_SS1_HIGH   ((uint32_t)0x2UL)
 
#define MXC_S_SPI_CTRL2_SS_POL_SS1_HIGH   (MXC_V_SPI_CTRL2_SS_POL_SS1_HIGH << MXC_F_SPI_CTRL2_SS_POL_POS)
 
#define MXC_V_SPI_CTRL2_SS_POL_SS2_HIGH   ((uint32_t)0x4UL)
 
#define MXC_S_SPI_CTRL2_SS_POL_SS2_HIGH   (MXC_V_SPI_CTRL2_SS_POL_SS2_HIGH << MXC_F_SPI_CTRL2_SS_POL_POS)
 
#define MXC_F_SPI_SS_TIME_PRE_POS   0
 
#define MXC_F_SPI_SS_TIME_PRE   ((uint32_t)(0xFFUL << MXC_F_SPI_SS_TIME_PRE_POS))
 
#define MXC_V_SPI_SS_TIME_PRE_256   ((uint32_t)0x0UL)
 
#define MXC_S_SPI_SS_TIME_PRE_256   (MXC_V_SPI_SS_TIME_PRE_256 << MXC_F_SPI_SS_TIME_PRE_POS)
 
#define MXC_F_SPI_SS_TIME_POST_POS   8
 
#define MXC_F_SPI_SS_TIME_POST   ((uint32_t)(0xFFUL << MXC_F_SPI_SS_TIME_POST_POS))
 
#define MXC_V_SPI_SS_TIME_POST_256   ((uint32_t)0x0UL)
 
#define MXC_S_SPI_SS_TIME_POST_256   (MXC_V_SPI_SS_TIME_POST_256 << MXC_F_SPI_SS_TIME_POST_POS)
 
#define MXC_F_SPI_SS_TIME_INACT_POS   16
 
#define MXC_F_SPI_SS_TIME_INACT   ((uint32_t)(0xFFUL << MXC_F_SPI_SS_TIME_INACT_POS))
 
#define MXC_V_SPI_SS_TIME_INACT_256   ((uint32_t)0x0UL)
 
#define MXC_S_SPI_SS_TIME_INACT_256   (MXC_V_SPI_SS_TIME_INACT_256 << MXC_F_SPI_SS_TIME_INACT_POS)
 
#define MXC_F_SPI_CLK_CFG_LO_POS   0
 
#define MXC_F_SPI_CLK_CFG_LO   ((uint32_t)(0xFFUL << MXC_F_SPI_CLK_CFG_LO_POS))
 
#define MXC_V_SPI_CLK_CFG_LO_DIS   ((uint32_t)0x0UL)
 
#define MXC_S_SPI_CLK_CFG_LO_DIS   (MXC_V_SPI_CLK_CFG_LO_DIS << MXC_F_SPI_CLK_CFG_LO_POS)
 
#define MXC_F_SPI_CLK_CFG_HI_POS   8
 
#define MXC_F_SPI_CLK_CFG_HI   ((uint32_t)(0xFFUL << MXC_F_SPI_CLK_CFG_HI_POS))
 
#define MXC_V_SPI_CLK_CFG_HI_DIS   ((uint32_t)0x0UL)
 
#define MXC_S_SPI_CLK_CFG_HI_DIS   (MXC_V_SPI_CLK_CFG_HI_DIS << MXC_F_SPI_CLK_CFG_HI_POS)
 
#define MXC_F_SPI_CLK_CFG_SCALE_POS   16
 
#define MXC_F_SPI_CLK_CFG_SCALE   ((uint32_t)(0xFUL << MXC_F_SPI_CLK_CFG_SCALE_POS))
 
#define MXC_F_SPI_DMA_TX_FIFO_LEVEL_POS   0
 
#define MXC_F_SPI_DMA_TX_FIFO_LEVEL   ((uint32_t)(0x1FUL << MXC_F_SPI_DMA_TX_FIFO_LEVEL_POS))
 
#define MXC_F_SPI_DMA_TX_FIFO_EN_POS   6
 
#define MXC_F_SPI_DMA_TX_FIFO_EN   ((uint32_t)(0x1UL << MXC_F_SPI_DMA_TX_FIFO_EN_POS))
 
#define MXC_F_SPI_DMA_TX_FIFO_CLEAR_POS   7
 
#define MXC_F_SPI_DMA_TX_FIFO_CLEAR   ((uint32_t)(0x1UL << MXC_F_SPI_DMA_TX_FIFO_CLEAR_POS))
 
#define MXC_F_SPI_DMA_TX_FIFO_CNT_POS   8
 
#define MXC_F_SPI_DMA_TX_FIFO_CNT   ((uint32_t)(0x3FUL << MXC_F_SPI_DMA_TX_FIFO_CNT_POS))
 
#define MXC_F_SPI_DMA_TX_DMA_EN_POS   15
 
#define MXC_F_SPI_DMA_TX_DMA_EN   ((uint32_t)(0x1UL << MXC_F_SPI_DMA_TX_DMA_EN_POS))
 
#define MXC_F_SPI_DMA_RX_FIFO_LEVEL_POS   16
 
#define MXC_F_SPI_DMA_RX_FIFO_LEVEL   ((uint32_t)(0x1FUL << MXC_F_SPI_DMA_RX_FIFO_LEVEL_POS))
 
#define MXC_F_SPI_DMA_RX_FIFO_EN_POS   22
 
#define MXC_F_SPI_DMA_RX_FIFO_EN   ((uint32_t)(0x1UL << MXC_F_SPI_DMA_RX_FIFO_EN_POS))
 
#define MXC_F_SPI_DMA_RX_FIFO_CLEAR_POS   23
 
#define MXC_F_SPI_DMA_RX_FIFO_CLEAR   ((uint32_t)(0x1UL << MXC_F_SPI_DMA_RX_FIFO_CLEAR_POS))
 
#define MXC_F_SPI_DMA_RX_FIFO_CNT_POS   24
 
#define MXC_F_SPI_DMA_RX_FIFO_CNT   ((uint32_t)(0x3FUL << MXC_F_SPI_DMA_RX_FIFO_CNT_POS))
 
#define MXC_F_SPI_DMA_RX_DMA_EN_POS   31
 
#define MXC_F_SPI_DMA_RX_DMA_EN   ((uint32_t)(0x1UL << MXC_F_SPI_DMA_RX_DMA_EN_POS))
 
#define MXC_F_SPI_INT_FL_TX_THRESH_POS   0
 
#define MXC_F_SPI_INT_FL_TX_THRESH   ((uint32_t)(0x1UL << MXC_F_SPI_INT_FL_TX_THRESH_POS))
 
#define MXC_F_SPI_INT_FL_TX_EMPTY_POS   1
 
#define MXC_F_SPI_INT_FL_TX_EMPTY   ((uint32_t)(0x1UL << MXC_F_SPI_INT_FL_TX_EMPTY_POS))
 
#define MXC_F_SPI_INT_FL_RX_THRESH_POS   2
 
#define MXC_F_SPI_INT_FL_RX_THRESH   ((uint32_t)(0x1UL << MXC_F_SPI_INT_FL_RX_THRESH_POS))
 
#define MXC_F_SPI_INT_FL_RX_FULL_POS   3
 
#define MXC_F_SPI_INT_FL_RX_FULL   ((uint32_t)(0x1UL << MXC_F_SPI_INT_FL_RX_FULL_POS))
 
#define MXC_F_SPI_INT_FL_SSA_POS   4
 
#define MXC_F_SPI_INT_FL_SSA   ((uint32_t)(0x1UL << MXC_F_SPI_INT_FL_SSA_POS))
 
#define MXC_F_SPI_INT_FL_SSD_POS   5
 
#define MXC_F_SPI_INT_FL_SSD   ((uint32_t)(0x1UL << MXC_F_SPI_INT_FL_SSD_POS))
 
#define MXC_F_SPI_INT_FL_FAULT_POS   8
 
#define MXC_F_SPI_INT_FL_FAULT   ((uint32_t)(0x1UL << MXC_F_SPI_INT_FL_FAULT_POS))
 
#define MXC_F_SPI_INT_FL_ABORT_POS   9
 
#define MXC_F_SPI_INT_FL_ABORT   ((uint32_t)(0x1UL << MXC_F_SPI_INT_FL_ABORT_POS))
 
#define MXC_F_SPI_INT_FL_M_DONE_POS   11
 
#define MXC_F_SPI_INT_FL_M_DONE   ((uint32_t)(0x1UL << MXC_F_SPI_INT_FL_M_DONE_POS))
 
#define MXC_F_SPI_INT_FL_TX_OVR_POS   12
 
#define MXC_F_SPI_INT_FL_TX_OVR   ((uint32_t)(0x1UL << MXC_F_SPI_INT_FL_TX_OVR_POS))
 
#define MXC_F_SPI_INT_FL_TX_UND_POS   13
 
#define MXC_F_SPI_INT_FL_TX_UND   ((uint32_t)(0x1UL << MXC_F_SPI_INT_FL_TX_UND_POS))
 
#define MXC_F_SPI_INT_FL_RX_OVR_POS   14
 
#define MXC_F_SPI_INT_FL_RX_OVR   ((uint32_t)(0x1UL << MXC_F_SPI_INT_FL_RX_OVR_POS))
 
#define MXC_F_SPI_INT_FL_RX_UND_POS   15
 
#define MXC_F_SPI_INT_FL_RX_UND   ((uint32_t)(0x1UL << MXC_F_SPI_INT_FL_RX_UND_POS))
 
#define MXC_F_SPI_INT_EN_TX_THRESH_POS   0
 
#define MXC_F_SPI_INT_EN_TX_THRESH   ((uint32_t)(0x1UL << MXC_F_SPI_INT_EN_TX_THRESH_POS))
 
#define MXC_F_SPI_INT_EN_TX_EMPTY_POS   1
 
#define MXC_F_SPI_INT_EN_TX_EMPTY   ((uint32_t)(0x1UL << MXC_F_SPI_INT_EN_TX_EMPTY_POS))
 
#define MXC_F_SPI_INT_EN_RX_THRESH_POS   2
 
#define MXC_F_SPI_INT_EN_RX_THRESH   ((uint32_t)(0x1UL << MXC_F_SPI_INT_EN_RX_THRESH_POS))
 
#define MXC_F_SPI_INT_EN_RX_FULL_POS   3
 
#define MXC_F_SPI_INT_EN_RX_FULL   ((uint32_t)(0x1UL << MXC_F_SPI_INT_EN_RX_FULL_POS))
 
#define MXC_F_SPI_INT_EN_SSA_POS   4
 
#define MXC_F_SPI_INT_EN_SSA   ((uint32_t)(0x1UL << MXC_F_SPI_INT_EN_SSA_POS))
 
#define MXC_F_SPI_INT_EN_SSD_POS   5
 
#define MXC_F_SPI_INT_EN_SSD   ((uint32_t)(0x1UL << MXC_F_SPI_INT_EN_SSD_POS))
 
#define MXC_F_SPI_INT_EN_FAULT_POS   8
 
#define MXC_F_SPI_INT_EN_FAULT   ((uint32_t)(0x1UL << MXC_F_SPI_INT_EN_FAULT_POS))
 
#define MXC_F_SPI_INT_EN_ABORT_POS   9
 
#define MXC_F_SPI_INT_EN_ABORT   ((uint32_t)(0x1UL << MXC_F_SPI_INT_EN_ABORT_POS))
 
#define MXC_F_SPI_INT_EN_M_DONE_POS   11
 
#define MXC_F_SPI_INT_EN_M_DONE   ((uint32_t)(0x1UL << MXC_F_SPI_INT_EN_M_DONE_POS))
 
#define MXC_F_SPI_INT_EN_TX_OVR_POS   12
 
#define MXC_F_SPI_INT_EN_TX_OVR   ((uint32_t)(0x1UL << MXC_F_SPI_INT_EN_TX_OVR_POS))
 
#define MXC_F_SPI_INT_EN_TX_UND_POS   13
 
#define MXC_F_SPI_INT_EN_TX_UND   ((uint32_t)(0x1UL << MXC_F_SPI_INT_EN_TX_UND_POS))
 
#define MXC_F_SPI_INT_EN_RX_OVR_POS   14
 
#define MXC_F_SPI_INT_EN_RX_OVR   ((uint32_t)(0x1UL << MXC_F_SPI_INT_EN_RX_OVR_POS))
 
#define MXC_F_SPI_INT_EN_RX_UND_POS   15
 
#define MXC_F_SPI_INT_EN_RX_UND   ((uint32_t)(0x1UL << MXC_F_SPI_INT_EN_RX_UND_POS))
 
#define MXC_F_SPI_WAKE_FL_TX_THRESH_POS   0
 
#define MXC_F_SPI_WAKE_FL_TX_THRESH   ((uint32_t)(0x1UL << MXC_F_SPI_WAKE_FL_TX_THRESH_POS))
 
#define MXC_F_SPI_WAKE_FL_TX_EMPTY_POS   1
 
#define MXC_F_SPI_WAKE_FL_TX_EMPTY   ((uint32_t)(0x1UL << MXC_F_SPI_WAKE_FL_TX_EMPTY_POS))
 
#define MXC_F_SPI_WAKE_FL_RX_THRESH_POS   2
 
#define MXC_F_SPI_WAKE_FL_RX_THRESH   ((uint32_t)(0x1UL << MXC_F_SPI_WAKE_FL_RX_THRESH_POS))
 
#define MXC_F_SPI_WAKE_FL_RX_FULL_POS   3
 
#define MXC_F_SPI_WAKE_FL_RX_FULL   ((uint32_t)(0x1UL << MXC_F_SPI_WAKE_FL_RX_FULL_POS))
 
#define MXC_F_SPI_WAKE_EN_TX_THRESH_POS   0
 
#define MXC_F_SPI_WAKE_EN_TX_THRESH   ((uint32_t)(0x1UL << MXC_F_SPI_WAKE_EN_TX_THRESH_POS))
 
#define MXC_F_SPI_WAKE_EN_TX_EMPTY_POS   1
 
#define MXC_F_SPI_WAKE_EN_TX_EMPTY   ((uint32_t)(0x1UL << MXC_F_SPI_WAKE_EN_TX_EMPTY_POS))
 
#define MXC_F_SPI_WAKE_EN_RX_THRESH_POS   2
 
#define MXC_F_SPI_WAKE_EN_RX_THRESH   ((uint32_t)(0x1UL << MXC_F_SPI_WAKE_EN_RX_THRESH_POS))
 
#define MXC_F_SPI_WAKE_EN_RX_FULL_POS   3
 
#define MXC_F_SPI_WAKE_EN_RX_FULL   ((uint32_t)(0x1UL << MXC_F_SPI_WAKE_EN_RX_FULL_POS))
 
#define MXC_F_SPI_STAT_BUSY_POS   0
 
#define MXC_F_SPI_STAT_BUSY   ((uint32_t)(0x1UL << MXC_F_SPI_STAT_BUSY_POS))
 

Detailed Description

Registers, Bit Masks and Bit Positions for the SPI Peripheral Module.

Note
This file is @generated.