28#ifndef LIBRARIES_CMSIS_DEVICE_MAXIM_MAX78002_INCLUDE_GCFR_REGS_H_
29#define LIBRARIES_CMSIS_DEVICE_MAXIM_MAX78002_INCLUDE_GCFR_REGS_H_
38#if defined (__ICCARM__)
39 #pragma system_include
53#define __I volatile const
59#define __R volatile const
90#define MXC_R_GCFR_REG0 ((uint32_t)0x00000000UL)
91#define MXC_R_GCFR_REG1 ((uint32_t)0x00000004UL)
92#define MXC_R_GCFR_REG2 ((uint32_t)0x00000008UL)
93#define MXC_R_GCFR_REG3 ((uint32_t)0x0000000CUL)
102#define MXC_F_GCFR_REG0_CNNX16_0_PWR_EN_POS 0
103#define MXC_F_GCFR_REG0_CNNX16_0_PWR_EN ((uint32_t)(0x1UL << MXC_F_GCFR_REG0_CNNX16_0_PWR_EN_POS))
105#define MXC_F_GCFR_REG0_CNNX16_1_PWR_EN_POS 1
106#define MXC_F_GCFR_REG0_CNNX16_1_PWR_EN ((uint32_t)(0x1UL << MXC_F_GCFR_REG0_CNNX16_1_PWR_EN_POS))
108#define MXC_F_GCFR_REG0_CNNX16_2_PWR_EN_POS 2
109#define MXC_F_GCFR_REG0_CNNX16_2_PWR_EN ((uint32_t)(0x1UL << MXC_F_GCFR_REG0_CNNX16_2_PWR_EN_POS))
111#define MXC_F_GCFR_REG0_CNNX16_3_PWR_EN_POS 3
112#define MXC_F_GCFR_REG0_CNNX16_3_PWR_EN ((uint32_t)(0x1UL << MXC_F_GCFR_REG0_CNNX16_3_PWR_EN_POS))
122#define MXC_F_GCFR_REG1_CNNX16_0_RAM_EN_POS 0
123#define MXC_F_GCFR_REG1_CNNX16_0_RAM_EN ((uint32_t)(0x1UL << MXC_F_GCFR_REG1_CNNX16_0_RAM_EN_POS))
125#define MXC_F_GCFR_REG1_CNNX16_1_RAM_EN_POS 1
126#define MXC_F_GCFR_REG1_CNNX16_1_RAM_EN ((uint32_t)(0x1UL << MXC_F_GCFR_REG1_CNNX16_1_RAM_EN_POS))
128#define MXC_F_GCFR_REG1_CNNX16_2_RAM_EN_POS 2
129#define MXC_F_GCFR_REG1_CNNX16_2_RAM_EN ((uint32_t)(0x1UL << MXC_F_GCFR_REG1_CNNX16_2_RAM_EN_POS))
131#define MXC_F_GCFR_REG1_CNNX16_3_RAM_EN_POS 3
132#define MXC_F_GCFR_REG1_CNNX16_3_RAM_EN ((uint32_t)(0x1UL << MXC_F_GCFR_REG1_CNNX16_3_RAM_EN_POS))
142#define MXC_F_GCFR_REG2_CNNX16_0_ISO_POS 0
143#define MXC_F_GCFR_REG2_CNNX16_0_ISO ((uint32_t)(0x1UL << MXC_F_GCFR_REG2_CNNX16_0_ISO_POS))
145#define MXC_F_GCFR_REG2_CNNX16_1_ISO_POS 1
146#define MXC_F_GCFR_REG2_CNNX16_1_ISO ((uint32_t)(0x1UL << MXC_F_GCFR_REG2_CNNX16_1_ISO_POS))
148#define MXC_F_GCFR_REG2_CNNX16_2_ISO_POS 2
149#define MXC_F_GCFR_REG2_CNNX16_2_ISO ((uint32_t)(0x1UL << MXC_F_GCFR_REG2_CNNX16_2_ISO_POS))
151#define MXC_F_GCFR_REG2_CNNX16_3_ISO_POS 3
152#define MXC_F_GCFR_REG2_CNNX16_3_ISO ((uint32_t)(0x1UL << MXC_F_GCFR_REG2_CNNX16_3_ISO_POS))
154#define MXC_F_GCFR_REG2_CNNX16_0_DATA_RET_EN_POS 16
155#define MXC_F_GCFR_REG2_CNNX16_0_DATA_RET_EN ((uint32_t)(0x1UL << MXC_F_GCFR_REG2_CNNX16_0_DATA_RET_EN_POS))
157#define MXC_F_GCFR_REG2_CNNX16_1_DATA_RET_EN_POS 17
158#define MXC_F_GCFR_REG2_CNNX16_1_DATA_RET_EN ((uint32_t)(0x1UL << MXC_F_GCFR_REG2_CNNX16_1_DATA_RET_EN_POS))
160#define MXC_F_GCFR_REG2_CNNX16_2_DATA_RET_EN_POS 18
161#define MXC_F_GCFR_REG2_CNNX16_2_DATA_RET_EN ((uint32_t)(0x1UL << MXC_F_GCFR_REG2_CNNX16_2_DATA_RET_EN_POS))
163#define MXC_F_GCFR_REG2_CNNX16_3_DATA_RET_EN_POS 19
164#define MXC_F_GCFR_REG2_CNNX16_3_DATA_RET_EN ((uint32_t)(0x1UL << MXC_F_GCFR_REG2_CNNX16_3_DATA_RET_EN_POS))
166#define MXC_F_GCFR_REG2_CNNX16_0_RAM_DATA_RET_EN_POS 20
167#define MXC_F_GCFR_REG2_CNNX16_0_RAM_DATA_RET_EN ((uint32_t)(0x1UL << MXC_F_GCFR_REG2_CNNX16_0_RAM_DATA_RET_EN_POS))
169#define MXC_F_GCFR_REG2_CNNX16_1_RAM_DATA_RET_EN_POS 21
170#define MXC_F_GCFR_REG2_CNNX16_1_RAM_DATA_RET_EN ((uint32_t)(0x1UL << MXC_F_GCFR_REG2_CNNX16_1_RAM_DATA_RET_EN_POS))
172#define MXC_F_GCFR_REG2_CNNX16_2_RAM_DATA_RET_EN_POS 22
173#define MXC_F_GCFR_REG2_CNNX16_2_RAM_DATA_RET_EN ((uint32_t)(0x1UL << MXC_F_GCFR_REG2_CNNX16_2_RAM_DATA_RET_EN_POS))
175#define MXC_F_GCFR_REG2_CNNX16_3_RAM_DATA_RET_EN_POS 23
176#define MXC_F_GCFR_REG2_CNNX16_3_RAM_DATA_RET_EN ((uint32_t)(0x1UL << MXC_F_GCFR_REG2_CNNX16_3_RAM_DATA_RET_EN_POS))
186#define MXC_F_GCFR_REG3_CNNX16_0_RST_POS 0
187#define MXC_F_GCFR_REG3_CNNX16_0_RST ((uint32_t)(0x1UL << MXC_F_GCFR_REG3_CNNX16_0_RST_POS))
189#define MXC_F_GCFR_REG3_CNNX16_1_RST_POS 1
190#define MXC_F_GCFR_REG3_CNNX16_1_RST ((uint32_t)(0x1UL << MXC_F_GCFR_REG3_CNNX16_1_RST_POS))
192#define MXC_F_GCFR_REG3_CNNX16_2_RST_POS 2
193#define MXC_F_GCFR_REG3_CNNX16_2_RST ((uint32_t)(0x1UL << MXC_F_GCFR_REG3_CNNX16_2_RST_POS))
195#define MXC_F_GCFR_REG3_CNNX16_3_RST_POS 3
196#define MXC_F_GCFR_REG3_CNNX16_3_RST ((uint32_t)(0x1UL << MXC_F_GCFR_REG3_CNNX16_3_RST_POS))
__IO uint32_t reg2
Definition: gcfr_regs.h:79
__IO uint32_t reg3
Definition: gcfr_regs.h:80
__IO uint32_t reg1
Definition: gcfr_regs.h:78
__IO uint32_t reg0
Definition: gcfr_regs.h:77
Definition: gcfr_regs.h:76