MAX78002 Peripheral Driver API
Peripheral Driver API for the MAX78002
All Data Structures Files Functions Variables Typedefs Enumerations Enumerator Modules Pages
gcfr_regs.h File Reference
#include <stdint.h>

Go to the source code of this file.

Data Structures

struct  mxc_gcfr_regs_t
 

Macros

#define MXC_R_GCFR_REG0   ((uint32_t)0x00000000UL)
 
#define MXC_R_GCFR_REG1   ((uint32_t)0x00000004UL)
 
#define MXC_R_GCFR_REG2   ((uint32_t)0x00000008UL)
 
#define MXC_R_GCFR_REG3   ((uint32_t)0x0000000CUL)
 
#define MXC_F_GCFR_REG0_CNNX16_0_PWR_EN_POS   0
 
#define MXC_F_GCFR_REG0_CNNX16_0_PWR_EN   ((uint32_t)(0x1UL << MXC_F_GCFR_REG0_CNNX16_0_PWR_EN_POS))
 
#define MXC_F_GCFR_REG0_CNNX16_1_PWR_EN_POS   1
 
#define MXC_F_GCFR_REG0_CNNX16_1_PWR_EN   ((uint32_t)(0x1UL << MXC_F_GCFR_REG0_CNNX16_1_PWR_EN_POS))
 
#define MXC_F_GCFR_REG0_CNNX16_2_PWR_EN_POS   2
 
#define MXC_F_GCFR_REG0_CNNX16_2_PWR_EN   ((uint32_t)(0x1UL << MXC_F_GCFR_REG0_CNNX16_2_PWR_EN_POS))
 
#define MXC_F_GCFR_REG0_CNNX16_3_PWR_EN_POS   3
 
#define MXC_F_GCFR_REG0_CNNX16_3_PWR_EN   ((uint32_t)(0x1UL << MXC_F_GCFR_REG0_CNNX16_3_PWR_EN_POS))
 
#define MXC_F_GCFR_REG1_CNNX16_0_RAM_EN_POS   0
 
#define MXC_F_GCFR_REG1_CNNX16_0_RAM_EN   ((uint32_t)(0x1UL << MXC_F_GCFR_REG1_CNNX16_0_RAM_EN_POS))
 
#define MXC_F_GCFR_REG1_CNNX16_1_RAM_EN_POS   1
 
#define MXC_F_GCFR_REG1_CNNX16_1_RAM_EN   ((uint32_t)(0x1UL << MXC_F_GCFR_REG1_CNNX16_1_RAM_EN_POS))
 
#define MXC_F_GCFR_REG1_CNNX16_2_RAM_EN_POS   2
 
#define MXC_F_GCFR_REG1_CNNX16_2_RAM_EN   ((uint32_t)(0x1UL << MXC_F_GCFR_REG1_CNNX16_2_RAM_EN_POS))
 
#define MXC_F_GCFR_REG1_CNNX16_3_RAM_EN_POS   3
 
#define MXC_F_GCFR_REG1_CNNX16_3_RAM_EN   ((uint32_t)(0x1UL << MXC_F_GCFR_REG1_CNNX16_3_RAM_EN_POS))
 
#define MXC_F_GCFR_REG2_CNNX16_0_ISO_POS   0
 
#define MXC_F_GCFR_REG2_CNNX16_0_ISO   ((uint32_t)(0x1UL << MXC_F_GCFR_REG2_CNNX16_0_ISO_POS))
 
#define MXC_F_GCFR_REG2_CNNX16_1_ISO_POS   1
 
#define MXC_F_GCFR_REG2_CNNX16_1_ISO   ((uint32_t)(0x1UL << MXC_F_GCFR_REG2_CNNX16_1_ISO_POS))
 
#define MXC_F_GCFR_REG2_CNNX16_2_ISO_POS   2
 
#define MXC_F_GCFR_REG2_CNNX16_2_ISO   ((uint32_t)(0x1UL << MXC_F_GCFR_REG2_CNNX16_2_ISO_POS))
 
#define MXC_F_GCFR_REG2_CNNX16_3_ISO_POS   3
 
#define MXC_F_GCFR_REG2_CNNX16_3_ISO   ((uint32_t)(0x1UL << MXC_F_GCFR_REG2_CNNX16_3_ISO_POS))
 
#define MXC_F_GCFR_REG2_CNNX16_0_DATA_RET_EN_POS   16
 
#define MXC_F_GCFR_REG2_CNNX16_0_DATA_RET_EN   ((uint32_t)(0x1UL << MXC_F_GCFR_REG2_CNNX16_0_DATA_RET_EN_POS))
 
#define MXC_F_GCFR_REG2_CNNX16_1_DATA_RET_EN_POS   17
 
#define MXC_F_GCFR_REG2_CNNX16_1_DATA_RET_EN   ((uint32_t)(0x1UL << MXC_F_GCFR_REG2_CNNX16_1_DATA_RET_EN_POS))
 
#define MXC_F_GCFR_REG2_CNNX16_2_DATA_RET_EN_POS   18
 
#define MXC_F_GCFR_REG2_CNNX16_2_DATA_RET_EN   ((uint32_t)(0x1UL << MXC_F_GCFR_REG2_CNNX16_2_DATA_RET_EN_POS))
 
#define MXC_F_GCFR_REG2_CNNX16_3_DATA_RET_EN_POS   19
 
#define MXC_F_GCFR_REG2_CNNX16_3_DATA_RET_EN   ((uint32_t)(0x1UL << MXC_F_GCFR_REG2_CNNX16_3_DATA_RET_EN_POS))
 
#define MXC_F_GCFR_REG2_CNNX16_0_RAM_DATA_RET_EN_POS   20
 
#define MXC_F_GCFR_REG2_CNNX16_0_RAM_DATA_RET_EN   ((uint32_t)(0x1UL << MXC_F_GCFR_REG2_CNNX16_0_RAM_DATA_RET_EN_POS))
 
#define MXC_F_GCFR_REG2_CNNX16_1_RAM_DATA_RET_EN_POS   21
 
#define MXC_F_GCFR_REG2_CNNX16_1_RAM_DATA_RET_EN   ((uint32_t)(0x1UL << MXC_F_GCFR_REG2_CNNX16_1_RAM_DATA_RET_EN_POS))
 
#define MXC_F_GCFR_REG2_CNNX16_2_RAM_DATA_RET_EN_POS   22
 
#define MXC_F_GCFR_REG2_CNNX16_2_RAM_DATA_RET_EN   ((uint32_t)(0x1UL << MXC_F_GCFR_REG2_CNNX16_2_RAM_DATA_RET_EN_POS))
 
#define MXC_F_GCFR_REG2_CNNX16_3_RAM_DATA_RET_EN_POS   23
 
#define MXC_F_GCFR_REG2_CNNX16_3_RAM_DATA_RET_EN   ((uint32_t)(0x1UL << MXC_F_GCFR_REG2_CNNX16_3_RAM_DATA_RET_EN_POS))
 
#define MXC_F_GCFR_REG3_CNNX16_0_RST_POS   0
 
#define MXC_F_GCFR_REG3_CNNX16_0_RST   ((uint32_t)(0x1UL << MXC_F_GCFR_REG3_CNNX16_0_RST_POS))
 
#define MXC_F_GCFR_REG3_CNNX16_1_RST_POS   1
 
#define MXC_F_GCFR_REG3_CNNX16_1_RST   ((uint32_t)(0x1UL << MXC_F_GCFR_REG3_CNNX16_1_RST_POS))
 
#define MXC_F_GCFR_REG3_CNNX16_2_RST_POS   2
 
#define MXC_F_GCFR_REG3_CNNX16_2_RST   ((uint32_t)(0x1UL << MXC_F_GCFR_REG3_CNNX16_2_RST_POS))
 
#define MXC_F_GCFR_REG3_CNNX16_3_RST_POS   3
 
#define MXC_F_GCFR_REG3_CNNX16_3_RST   ((uint32_t)(0x1UL << MXC_F_GCFR_REG3_CNNX16_3_RST_POS))
 

Detailed Description

Registers, Bit Masks and Bit Positions for the GCFR Peripheral Module.

Note
This file is @generated.